AVB/자동차 이더넷 교환기 IP 코어
더 높은 대역폭에 대한 자동차의 수요가 빠르게 증가하고 있다. 한편으로는 모든 엔터테인먼트 및 연결 요소와 다른 한편으로는 제어와 관련된 모든 전자 장치다.
따라서 자동차 제조업체는 상호 연결이 필요한 많은 컴퓨터 기반 시스템을 추가했다. 기술적, 경제적 관점에서 볼 때 최신 혁신적인 이더넷을 채택하는 것이 이 도전에 대처하는 최선의 선택이다.
역사적으로 자동차 제조업체는 불확실성으로 인해 멀티미디어 응용 프로그램을 위한 패킷 교환 네트워크를 피했다. 그러나 AVB와 같은 결정론적 이더넷 솔루션은 자동차에서 높은 신뢰성 및 낮은 지연 애플리케이션 등에 대역폭과 결정론적 지연을 보장하는 데이터 스트림을 제공할 수 있다.
오디오 및 비디오 브리지(AVB)는 이더넷을 통한 시간 동기화를 위한 저지연 데이터 스트림 서비스를 허용하는 일련의 기술 표준의 일반 이름이다.그들은 전기 및 전자 엔지니어 협회(IEEE) 오디오 및 비디오 브리지 작업 그룹에 의해 개발되었다. 여기에는 다음이 포함된다.
- IEEE 802.1BA : AVB(Audio Video Bridge) 시스템
- IEEE 802.1AS: 시간 민감형 앱의 타이밍과 동기화
- IEEE 802.1Qat: SRP(데이터 흐름 보존 프로토콜)
- IEEE 802.1Qav: 시간 민감 데이터 스트림(FQTSS)의 전송 및 큐잉
AVB는 이더넷 대역폭에 사용할 수 있는 AVB 트래픽의 작은 부분을 예약하여 작동하며 이러한 유형의 데이터 패킷은 할당된 슬롯에서 정기적으로 전송된다. 대역폭은 그대로 두기 때문에 충돌은 없다.
소개
지원되는 AVBES IP
지원 보드 참조
동영상 자료
소개
AVBES IP 코어의 주요 기능:
오디오 및 비디오 브리지 지원
●시간 민감 애플리케이션(gPTP)을 위한 IEEE 802.1AS 타이밍 및 동기화
시간 동기화 계층
●시간 민감 흐름(FQTSS)에 대한 IEEE 802.1Qav 전달 및 대기열
예약된 트래픽의 경우
신용 기반 셰이퍼: 트래픽 종류별로 대역폭을 예약
●EEE 802.1Qat SRP(데이터 스트림 예약 프로토콜)
네트워크 자원 관리용
인터페이스
●전이중 10/100/1000 Mbps 이더넷 인터페이스
●전이중 2.5/5/10Gbps 이더넷 업링크 인터페이스
●3~32개의 이더넷 포트 구성 가능
●MII/RMII/GMII/RGMII/SGMII/QSGMII/USXGMII 물리층 장비(PHY) 인터페이스
●포트마다 다른 데이터 속도 지원
교환
●자동 MAC 주소 학습과 노후화가 가능한 동적 MAC 표 (최대 4096개 항목)
●정적 MAC 테이블 (최대 4096개 항목)
●점보 프레임 관리
●방송/멀티캐스트 폭풍방호 포트당 속도제한 (방송, 멀티캐스트, 유니캐스트 트래픽)
●포트 기반 VLAN 지원.
구성
●MDIO, UART, AXI4-Lite 또는 CoE(이더넷 구성) 관리 인터페이스
●이더넷 구성(COE): CPU에 연결된 동일한 이더넷 링크를 통해 내부 레지스터에 전면 액세스
●IP 커널 구매 시 드라이버 제공
오디오 및 비디오 브리지 지원
●시간 민감 애플리케이션(gPTP)을 위한 IEEE 802.1AS 타이밍 및 동기화
시간 동기화 계층
●시간 민감 흐름(FQTSS)에 대한 IEEE 802.1Qav 전달 및 대기열
예약된 트래픽의 경우
신용 기반 셰이퍼: 트래픽 종류별로 대역폭을 예약
●EEE 802.1Qat SRP(데이터 스트림 예약 프로토콜)
네트워크 자원 관리용
인터페이스
●전이중 10/100/1000 Mbps 이더넷 인터페이스
●전이중 2.5/5/10Gbps 이더넷 업링크 인터페이스
●3~32개의 이더넷 포트 구성 가능
●MII/RMII/GMII/RGMII/SGMII/QSGMII/USXGMII 물리층 장비(PHY) 인터페이스
●포트마다 다른 데이터 속도 지원
교환
●자동 MAC 주소 학습과 노후화가 가능한 동적 MAC 표 (최대 4096개 항목)
●정적 MAC 테이블 (최대 4096개 항목)
●점보 프레임 관리
●방송/멀티캐스트 폭풍방호 포트당 속도제한 (방송, 멀티캐스트, 유니캐스트 트래픽)
●포트 기반 VLAN 지원.
구성
●MDIO, UART, AXI4-Lite 또는 CoE(이더넷 구성) 관리 인터페이스
●이더넷 구성(COE): CPU에 연결된 동일한 이더넷 링크를 통해 내부 레지스터에 전면 액세스
●IP 커널 구매 시 드라이버 제공
지원되는 AVBES IP
AVB/AVBES(AVBES) IP 커널은 AVB 준수 표준을 모두 지원하는 이더넷 스위치를 구현한다. 간단한 2포트 엔드포인트부터 복잡한 멀티포트 스위치까지 애플리케이션에 따라 최적의 구현을 수행할 수 있다.
이하 Xilinx FPGA시리즈는 AVBES IP 지지한다.
●7-Series (Zynq, Spartan, Artix, Kintex, Virtex)
●Ultrascale (Kintex, Virtex)
●Ultrascale+ (Zynq MPSoC, Kintex, Virtex)
●Versal ACAP
이하 Xilinx FPGA시리즈는 AVBES IP 지지한다.
●7-Series (Zynq, Spartan, Artix, Kintex, Virtex)
●Ultrascale (Kintex, Virtex)
●Ultrascale+ (Zynq MPSoC, Kintex, Virtex)
●Versal ACAP
지원 보드 참조
디자인 지원 보드 참조:
●AVB ES 세트
관련 정보 및 제품:
●다중 포트 시간 민감 네트워크 스위치 IP 코어
●멀티포트 FMC 보드
●AVB ES 세트
관련 정보 및 제품:
●다중 포트 시간 민감 네트워크 스위치 IP 코어
●멀티포트 FMC 보드
동영상 자료
AVB/자동차 이더넷 교환기 IP 코어