1G MTSN IP 코어

1G MTSN – 멀티포트 TSN 스위치 IP 코어
——애플리케이션에 최적화된 TSN 브리지나 엔드포인트 장치를 구축하세요

SOC-E SocTek 시리즈 다중 시 시 민응 네트워크(MTSN) 스위치 IP 코어는 언제든지 TSN 엔드포인트 또는 브리지 구현을 생성할 수 있는 유연한 HDL 코드입니다. 이 IP 코어는 최적의 기능 자원의 트레이드오프를 얻기 위한 풍부한 공통 매개변수 집합을 제공합니다. Vivado IPI에 제공되는 GUI 인터페이스 덕분에, 이러한 일반적인 항목들은 VHDL 수준이나 그래픽으로 구성할 수 있습니다.

  • 풀 듀플렉스 10/100/1000 Mbps 이더넷 인터페이스
  • 최대 32개의 이더넷 포트를 구성할 수 있습니다
  • MII/RMII/GMII/RGMII/SGMII/QSGMII 물리 계층 장치(PHY) 인터페이스
  • 각 포트는 서로 다른 데이터 속도를 지원합니다
  • 자동 MAC 주소 학습 및 연령 관리(최대 4096개 항목)를 지원하는 동적 MAC 테이블.
  • 정적 MAC 테이블 (최대 4096개 항목)
  • 점보 프레임 관리
  • 방송/멀티캐스트 폭풍 보호
  • 포트별 속도 제한 (방송, 멀티캐스트, 유니캐스트 트래픽)
  • 포트 기반 VLAN 지원
  • MDIO, UART, AXI4-lite 또는 CoE 관리 인터페이스가 있습니다.
  • 이더넷 구성(CoE): CPU에 연결된 동일한 이더넷 링크를 통해 내부 레지스터에 완전한 접근 권한
  • IP 코어를 구매할 때 드라이버가 제공됩니다
  • 고속 네트워크 스위칭 및 PTP 타임스탬핑을 위한 온보드 UltraScale FPGA
  • 멀티코어 CPU 유닛은 자율 소프트웨어 애플리케이션을 지원합니다
  • IEEE 802.1AS(rev)는 시간 동기화 계층에 사용됩니다
  • IEEE 802.1Qav는 트래픽 예약에 사용됩니다
    • 크레딧 기반 셰이퍼: 각 트래픽 카테고리별로 대역폭 예약을 구성할 수 있습니다
  • IEEE 802.1Qbv는 예약된 트래픽에 사용됩니다
    • 시간 인식 셰이퍼: 구성할 수 있는 타임 슬롯의 수입니다
  • IEEE 802.1Qcc 네트워크 관리
    • NETCONF는 YANG 데이터를 관리하는 데 사용됩니다
  • IEEE 802.1Qci는 데이터 흐름 필터링과 거버넌스에 사용됩니다
  • LLDP (링크 계층 탐정 프로토콜)용 IEEE 802.1AB
  • IEEE 802.1w는 고속 스패닝 트리 프로토콜에 사용됩니다
  • IEEE 802.1s는 다중 스패닝 트리 프로토콜에 사용됩니다
  • IEEE 802.1CB 프레임 복제 및 신뢰성 취소 (*)
  • 동기식 스케줄링 트래픽에 대한 패스스루 지원 (*)
  • IEEE 802.1Qbu/802.3br 프레임 선점 (*)

지원되는 자일링스 FPGA 평가 보드

SOC-E SocTek 시리즈 MTSN IP 코어는 다음 Xilinx 시리즈에 배치될 수 있습니다. 다음 링크에서 다양한 자일링스 제품 시트와 선택 가이드를 찾으실 수 있습니다:

또한, 네트워크 모듈 위에 시스템 또는 네트워크 모듈을 개발했습니다. 이 경우, 우리는 시간에 민감한 네트워크를 장치에 도입하기 위해 올인원 솔루션을 사용하는 고객을 위해 M TSN Suite 솔루션을 제공합니다.

SOC-E
릴리움 시리즈

RELY-TSN-PCIe
TSN NIC 카드

SOC-E
릴리움 시리즈

RELY-TSN-BRIDGE
TSN 스위치

SOC-E
릴리움 시리즈

RELY-TSN-LAB
TSN 테스트 도구

SOC-E
릴리움 시리즈

RELY-TSN-REC
TSN 기록기

더 많은 제품 정보를 알고 싶으시면 저희에게 연락해 주세요!

small_c_popup.png

Don't get enough?

자세한 내용은 문의 보내기