IRIGtimeS: IRIG-B 슬레이브 IP 코어
IRIGtimeS는 FPGA 장치에서 IRIG 200-04와 호환되는 시간 동기화 슬레이브를 구현한다. 이 IRIG-B 슬레이브 IP 코어는 최대 유연성을 제공하기 위해 모든 IRIG-B 코딩 식과 DCLS 및 AM 변조를 지원하도록 설계되었다.
이 IRIG-B 슬레이브 IP 코어는 초당 IRIG-B 프레임을 수신하고 IRIG-B 시간 코드에 따라 시간 정보(초, 분, 시간, 일, 년, 제어 기능 및 이진 연속 초)를 얻는다. IP는 타임스탬프(초)와 나노초 값을 제공하기 위해 64비트 내부 타이머를 구현한다. 타이머의 값과 빈도는 수신된 IRIG-B 시간 정보와 동기화된다. 이 IP는 자율 운영을 제공하도록 설계되었으며 가능한 한 적은 구성이 필요하다.
IRIGtimeS는 다음과 같은 셀링스 FPGA 시리즈를 지원한다.
이 IRIG-B 슬레이브 IP 코어는 초당 IRIG-B 프레임을 수신하고 IRIG-B 시간 코드에 따라 시간 정보(초, 분, 시간, 일, 년, 제어 기능 및 이진 연속 초)를 얻는다. IP는 타임스탬프(초)와 나노초 값을 제공하기 위해 64비트 내부 타이머를 구현한다. 타이머의 값과 빈도는 수신된 IRIG-B 시간 정보와 동기화된다. 이 IP는 자율 운영을 제공하도록 설계되었으며 가능한 한 적은 구성이 필요하다.
IRIGtimeS는 다음과 같은 셀링스 FPGA 시리즈를 지원한다.
- 7-Series (Zynq, Spartan, Artix, Kintex, Virtex)
- Ultrascale (Kintex, Virtex)
- Ultrascale+(Zynq MPSoC, Kintex, Virtex)
- Versal
Xilinx Vivado 도구용 이더넷 스위치 IP 커널
그래픽 사용자 인터페이스에서 IP 커널을 사용하고 간단한 방식으로 IP 매개변수를 구성할 수 있는 새로운 Xilinx Vivado 도구를 사용하여 FPGA 설계에 쉽게 통합할 수 있다.
소개
샘플 그래프
배포 지원
다운하기
소개
IRIGtimeS 주요 특점:
●IRIG 200-04 적합 시간 동기 슬레이브
●DCLS 및 AM 변조 지원
●연도 정보, 제어 기능, 직선 이진 초를 포함한 모든 IRIG-B 인코딩 표현 지원
●IRIG-B 마스터와 서브마이크로초 동기화
●IRIG-B 마스터와 시간 및 주파수 동기 64비트 내부 타이머
●32비트 타임스탬프(초 단위), 32비트 타임스탬프(나노초 단위)
●테스트를 위한 주기적 펄스 출력 IRIGtimeS IP核框图被表示如下图:
●IRIG 200-04 적합 시간 동기 슬레이브
●DCLS 및 AM 변조 지원
●연도 정보, 제어 기능, 직선 이진 초를 포함한 모든 IRIG-B 인코딩 표현 지원
●IRIG-B 마스터와 서브마이크로초 동기화
●IRIG-B 마스터와 시간 및 주파수 동기 64비트 내부 타이머
●32비트 타임스탬프(초 단위), 32비트 타임스탬프(나노초 단위)
●테스트를 위한 주기적 펄스 출력 IRIGtimeS IP核框图被表示如下图:
샘플 그래프
IRIGtimeS IP 코어 블록 다이어그램은 다음과 같이 표시된다.
배포 지원
디자인 지원 보드 참조:
SoC-e SMARTzynq brick(추천)
SoC-e SMARTzynq brick(추천)
다운하기
IRIG-B 슬레이브 IP 코어